问题描述
我已经下载了 rocket-chip
存储库和相应的 rocket-tools
存储库。当我最初构建一切时一切正常。
我为 AES 算法创建了自己的紧耦合加速器,并想使用 custom-0
和 custom-1
指令对其进行测试。我已按照 riscv-isa-sim
存储库 (https://github.com/riscv/riscv-isa-sim) 中的说明模拟了一条新指令并成功重建了 rocket-tools
。
我想在 rocket-tools/riscv-tests/isa/rv64ui/
中进行一个非常简单的汇编测试来测试我的新指令,但是当我在 make
文件夹中运行 isa
时,我得到了 Error: unrecognized opcode
我所有的指示:
rv32ui/../rv64ui/aes.S: Assembler messages:
rv32ui/../rv64ui/aes.S:20: Error: unrecognized opcode `wkeyl x14,x1,x2'
rv32ui/../rv64ui/aes.S:21: Error: unrecognized opcode `wkeyh x14,x2'
rv32ui/../rv64ui/aes.S:22: Error: unrecognized opcode `wstatel x14,x2'
rv32ui/../rv64ui/aes.S:23: Error: unrecognized opcode `wstateh x14,x2'
Makefile:74: recipe for target 'rv32ui-p-aes' Failed
make: *** [rv32ui-p-aes] Error 1
make: *** Waiting for unfinished jobs....
在 RISC-V 中实现自定义指令的正确方法是什么?我尝试按照本教程进行操作,但在运行 Spike 时出现分段错误:https://nitish2112.github.io/post/adding-instruction-riscv/
解决方法
暂无找到可以解决该程序问题的有效方法,小编努力寻找整理中!
如果你已经找到好的解决方法,欢迎将解决方案带上本链接一起发送给小编。
小编邮箱:dio#foxmail.com (将#修改为@)