问题描述
我正在使用 Zynq 并尝试将 AXI4-Stream FIFO
与 AXI Quad SPI
连接。
AXI Quad SPI
的block是SPI slave:SPI_clk,SPI CS (chip select) and MOSI
在它与 DMA 块连接之前,我会将它与 AXI4-Stream FIFO
连接作为临时缓冲区。
- 我是否为它选择了正确的 FIFO 块?
- 如何连接 SPI 和 FIFO?
我可以用 s_axi_tdata
连接 MOSI,对吗?
解决方法
暂无找到可以解决该程序问题的有效方法,小编努力寻找整理中!
如果你已经找到好的解决方法,欢迎将解决方案带上本链接一起发送给小编。
小编邮箱:dio#foxmail.com (将#修改为@)